具有PLL和新型多输出能力的超低抖动时钟分配器

22-01-2015 | 线性 | 新技术

线性技术推出了LTC6950,具有超低抖动时钟分配输出部分的新型低相噪声整数-N合成芯。 LTC6950非常适用于生成和分配具有高信噪比(SNR)的计时数据转换器必需的低抖动信号。在数据转换时钟保持低抖动是在数字化或合成高模拟频率时实现出色的SNR水平的基础。例如,现代电子系统要求使用ADC的RF和高信号的直接数字化。使用18FSRMS抖动(超过12kHz至20MHz带宽),LTC6950保证了这样一个系统的最佳性能。

LTC6950采用专有的EZSYNC输出同步,简单,有效的方法,用于从一个芯片或多个芯片中与多个输出相同步多个输出。 EZSYNC同步通过简单地断言具有松动定时要求的常见CMOS输入来对准上升沿。 EZSYNC同步还可用于生成具有此功能启用的设备的时钟分频器输出之间的可重复和确定性相位关系。

LTC6950内的锁相环(PLL)呈现出归一化的带内相位噪声底板,或者符合MERIT,OF-226DBC / HZ,归一化的1 / F相位噪声完整通过时钟分布部分。这些规格确保设计人员充分利用LTC6950锁定的外部振荡器的良好相位噪声性能,并在这类零件中提供最佳的抖动性能。

为简化LTC6950的设计过程,Linear Technology提供FlockWizard免费仿真和设计工具。 ClockWizard GUI通过点击按钮,帮助查找循环过滤器组件值,并准确地预测各个输出的相位噪声和抖动,帮助设计人员在设计和调试阶段进行正确的选择。

LTC6950在-40℃至105℃的完整操作结温范围内指定。它有5毫米x 9mm,48铅塑料QFN封装。该公司表示,股票产品,样品和演示板可用。

相关产品新闻